4.10 Demodulador PCM
O diagrama em blocos do demodulador PCM é composto por
-
um amplificador de baixo ruído,
-
um circuito demultiplexador (DEMUX - demultiplexer) para recompor
o número binário a partir da sequência de bits,
-
um circuito registrador (REG - register) para manter o número
binário com a mesma duração de uma amostra,
-
um circuito conversor digital-analógico (DAC - analog to digital
converter) para fornecer um sinal analógico com valor proporcional
à palavra binária aplicada à sua entrada
-
e um filtro passa-baixas para eliminar os espectros em altas frequências
gerados pela amostragem instantânea.
É importante salientar que o circuito demultiplexador deve estar
sincronizado com o circuito multiplexador do modulador PCM. O sincronismo
é obtido através da inserção, pelo modulador,
de uma palavra binária conhecida a cada intervalo de tempo também
conhecido, e do reconhecimento periódico desta palavra pelo demodulador.
O registrador só é habilitado após a aquisição
do sincronismo. A frequência e a fase do gerador de taxa de transmissão
de bits são sicronizadas por um circuito PLL tendo como base de
tempo o próprio sinal PCM recebido.
4.11 Filtro Equalizador
O sinal resultante na saída do DAC é um sinal de amostragem
instantânea com tempo de duração do pulso retangular
igual ao intervalo de amostragem, T=Ts, logo um circuito adicional deve
ser utilizado a fim de minimizar a distorção linear provocada
pelo processo de amostragem instantânea. Um circuito de pré-ênfase
pode ser implementado juntamente com o filtro passa-baixas, sendo o conjunto
denominado filtro equalizador conforme o exemplo abaixo.
Universidade Federal do Paraná
- Departamento de Engenharia Elétrica
- www.eletr.ufpr.br/artuzi